八月瓜首页 > 专利查询 > >正文

液驱电路、半导体集成电路、基准电压缓冲电路的控制方法

基本信息

  • 申请号 CN00810497.2 
  • 公开号 CN1159693C 
  • 申请日 2000/08/31 
  • 公开日 2004/07/28 
  • 申请人 松下电器产业株式会社  
  • 优先权日期  
  • 发明人 土居康之 大森哲郎 西和义  
  • 主分类号  
  • 申请人地址 日本大阪府 
  • 分类号  
  • 专利代理机构 中科专利商标代理有限责任公司 
  • 当前专利状态 发明专利权部分无效宣告的公告 
  • 代理人 汪惠民 
  • 有效性 有效专利 
  • 法律状态
  •  

权利要求书

1、一种设置在用以驱动液晶模组中的液晶元件的源极驱动电路内的基 准电压缓冲电路,其中: 由两个并列着配置在接收在外部生成的基准电压为输入电压的输入侧 节点与用以送出输出电压的输出侧节点间的缓冲电路构成,上述每一个缓 冲电路由以下几部分组成:其一端接收输入电压,另一端接收自身的输出电 压,且使输出电压等于输入电压的运算器;拥有第1及第2电极,且用以累 积相当于上述输入电压和输出电压之差的电荷的电容器;接在上述电容器 的第1电极上的第1节点;接在上述电容器的第2电极上的第2节点;接收上 述运算器的输出信号的第3节点;设置在上述第2节点和上述第3节点间的第 1开关元件;设置在上述第1节点和上述输入侧节点间的第2开关元件;设置 在上述第1节点和上述输出侧节点间的第3开关元件;及设置在上述第3节点 和上述输出侧节点间的第4开关元件。
2、根据权利要求2所述的基准电压缓冲电路,其中: 进一步备有:闭合电路,其附设在上述第2节点上,且其间设有能通过 切换上述第1开关元件来补偿第2节点的电气变化的第5开关元件。
3、一种由两个缓冲电路并列着连接而构成的基准电压缓冲电路的控制 方法,每一个缓冲电路由以下几部分组成:设置在输入侧节点和输出侧节点 间且使输出电压等于输入电压的运算器;拥有第1及第2电极的电容器;接 在上述电容器的第1电极上的第1节点;接在上述电容器的第2电极上的第2 节点;接收上述运算器的输出信号的第3节点;设置在上述第2节点与上述 第3节点间的第1开关元件;设置在上述第1节点与上述运算器的输入侧间的 第2开关元件;设置在上述第1节点与上述输出侧节点间的第3开关元件;设 置在上述第3节点与上述输出侧节点间的第4开关元件,其中: 当处在自该缓冲电路输出基准电压的输出模式时,使上述每一个缓冲 电路中的上述第3及第4开关元件处于接通状态,而使上述第1及第2开关元 件处于非接通状态;当处于在上述缓冲电路中的电容器上累积电荷的电荷 累积模式时,使上述第3及第4开关元件处于非接通状态,而使上述第1及第 2开关元件处于接通状态。
4、根据权利要求3所述的基准电压缓冲电路的控制方法,其中: 进一步备有闭合电路,其附设在上述第2节点上,且其间设有能通过切 换上述第1开关元件来取消第2节点的电气变化的第5开关元件,当上述第1 开关元件进行接通/非接通转换时,让上述第5开关元件一起跟着作相反的 转换。
5、根据权利要求3或4所述的基准电压缓冲电路的控制方法,其中: 当从上述两个缓冲电路中之一个缓冲电路为上述输出模式而另一个缓 冲电路为上述电荷累积模式的状态转换到上述一个缓冲电路为上述电荷累 积模式而另一个缓冲电路为上述输出模式的状态时,在上述一个缓冲电路 中的第3及第4开关元件转换为非接通状态之后,上述另一个缓冲电路中的 第3及第4开关元件再转换为接通状态。
6、根据权利要求5所述的基准电压缓冲电路的控制方法,其中: 在上述一个缓冲电路中的第3及第4开关元件转换为非接通状态的时 侯,在上述第4开关元件转换为非接通状态后,上述第3开关元件再转换为 非接通状态;而在上述另一个缓冲电路中的第3及第4开关元件转换为接通 状态的时侯,在上述第3开关元件转换为接通状态后,上述第4开关元件再 转换为接通状态。
展开

说明书

发明领域 本发明涉及一驱动液晶元件的液晶驱动电路,设在液晶驱动电路内 的半导体芯片及形成在半导体芯片内的基准电压缓冲电路。
背景技术 至今为止,我们已知有如下的液晶显示板及在该液晶显示板上加上 了驱动电路的液晶模组,液晶显示板为在一对相对峙的玻璃基板之间夹 上液晶而构成,且利用当电压施加在一对玻璃基板之间时,液晶会根据 其排列状态改变光的透射率的性质,将图形、文字、符号等各种视觉信 息显示出来。
图9为已往的液晶模组100的平面配置图。
如该图所示,液晶模组 100分为液晶显示板101及用以驱动液晶显示板101的液晶显示部101a 中的液晶元件102的驱动电路。
在液晶显示板101的液晶显示部101a, 设置有一对其间夹着液晶的玻璃基板,且液晶元件102与TFT103在图9 中示出的一玻璃基板(上方的玻璃基板)与图9中未示出的与其相对峙 的另一玻璃基板(下方的玻璃基板)之间排列成矩阵状。
液晶元件102, 其由形成在例如上方的玻璃基板的下面的透明电极、形成在相对峙的玻 璃基板上的对向透明电极及二者间所夹的液晶构成。
再者,TFT103为一 晶体管,其在上方玻璃基板的下面与透明电极相连接,且用以控制透明 电极的电压。
驱动电路由以下几部分组成:即多个(这里为8)用以控制TFT103 的源极电压的源极驱动器104;用以控制TFT103的栅极电压的栅极驱动 器105;用以生成供向源极驱动器104与栅极驱动器105的电压信号、 控制信号的电压生成/控制用电路102;设置在电压生成/控制用电路 120与源极驱动器104间的第1布线用基板110;以及设置在电压生成 /控制用电路120与栅极驱动器105间的第2布线用基板112。
且第1布 线用基板110通过软性布线111与每一个源极驱动器104相连,第2布线 用基板112通过软性布线113与每一个栅极驱动器105相连,驱动电路中 的每一个源极驱动器104及每一个栅极驱动器105都被设在液晶显示板 101上液晶显示部101a以外的那一部分上,亦即,其为一所谓的COG(Chip On Glass)型结构。
例如,8个源极驱动器104分别形成在8个LSI芯片 上。
在液晶显示板101上,有很多条数据线106自驱动电路的每一个源极 驱动器104沿着图9所示的列方向延向液晶显示部101a,且一条数据线 106与一个TFT103的源极相连;很多条栅极线107自栅极驱动器105沿 着图9所示的行方向延向液晶显示部101a,且一条栅极线107与一个 TFT103的栅极相连。
对施加给液晶元件102的电压的控制方式有二,其 一为:定义透明电极较对向透明电极的电位高时的电压极性为“正”,则 在一定的时间间隔下,对对向透明电极的电压进行正负切换,同时将TFT 侧的透明电极的电压控制为n个级别(这里为64个级别)的电压值。
其 二为:使对向透明电极的电压一定(例如为中间电位Vdd/2),再使TFT 侧的透明电极上的电压在一定的时间间隔下交替着转换为正负n个级别 (此例中为64个级别,合计为128个级别)的电压值。
若加在液晶元件 102上的电压极性一直相同,就会由于液晶的劣化而在亮度上产生误差, 上述任一种方式却都能避免它。
图10为电路方框图,概略地示出了已往的第一种源极驱动器104A 的结构的电路方框图。
如该图所示,源极驱动器104A中,备有:垫133, 即基准电压布线131机械地连接着的那一部分;接收基准电压布线131的 信号且生成进一步细分化的基准电压的基准电压生成用电阻部132;多个 连接在基准电压生成用电阻部132的电压级别选择电路134;以及配置在 一个电压级别选择电路134之后段一侧的输出缓冲器135。
亦即,尽量让 与电压有关的信号在源极驱动器104A内生成,只有基准电压在外部生成。
基准电压布线131,其为一连接电压生成/控制用电路120与源极驱 动器104A的布线,其中的一部分成为上述软性布线111。
另外,基准电 压布线以外的数据信号线(如6比特)也被连接在源极驱动器104A上。
为能支持极多的布线,第1布线用基板110是通过层叠数层基板而构成 的。
基准电压生成用电阻部132,其为将一液晶元件102的排列状态控 制为n个级别(例如64个级别)而产生n个色级(例如64个色级)的 亮度。
在该结构下,例如10条流着10个级别互不相同的电压值的信号 的基准电压布线131被接到基准电压生成用电阻部132上,该10个级别 的电压值又通过基准电压生成用电阻部132再被细分为64个级别的电压 值。
再者,上述第1布线用基板110支撑着基准电压布线131等。
每一个电压级别选择电路134,其经由n条信号线接收来自基准电 压生成用电阻部132的电压信号,再通过电压选择控制信号Svs的控制, 让由n条信号线中的任一条信号线供来的电压信号通过并让该信号经由 输出缓冲器135输向数据线106。
亦即,由电压选择控制信号Svs使经 由TFT103而被施加在一对夹着液晶元件102的透明电极间的电压为64 个级别中之一,由此来控制通过该液晶元件102的光的亮度。
再就是, 在为彩色显示的情况下,每一个源极驱动器104内皆设置有例如384个 电压级别选择电路134。
图11为电路方框图,概略地示出了已往的第二种源极驱动器104B 的结构。
如该图所示,源极驱动器104B内,有接收比加在对向透明电极 上的中间电压高的基准电压的正侧基准电压生成用电阻部132a,及接收 比加在对向透明电极上的中间电压低的基准电压的负侧基准电压生成用 电阻部132b。
每一个电压级别选择电路134分为:接收正侧基准电压生 成用电阻部132a的输出的正侧电压级别选择电路134a,及接收负侧基 准电压生成用电阻部132b的输出的负侧电压级别选择电路134b,且交 替着配置正侧电压级别选择电路134a与负侧电压级别选择电路134b。
如此控制,以做到:接收正侧电压级别选择电路134a与负侧电压级别选 择电路134b的输出的选择器136,它根据选择控制信号Sse而使正侧电 压级别选择电路134a与负侧电压级别选择电路134b交替着输出,并将 其输出给设置在二者之输出侧的输出缓冲器135,135去。
亦即,能从相 邻的两个输出缓冲器135,135输出以一定的时间间隔高低交替着的电压 信号。
换言之,连接在两条相邻的数据线106上的液晶元件102总是处在 被施加正、负交替的电压的状态,且该状态在一定的时间间隔下反转。
这 样,配置在第二种液晶模组中的源极驱动器104B,便通过交替着改变相 邻数据线106的电压的高低而使施加在一个液晶元件102上的电压在一定 的时间间隔下正负转换。
这里,要求供到源极驱动器104的基准电压电压值的偏差在第1种方 式及第2种方式下都要很小。
因为例如若将数伏的电压细分为64个级别、 256个级别,则电压的幅度将约在10~20mV左右。
为满足以上要求,必 须在已往的液晶模组中,尽量地将在电压生成/控制用电路120中所生成 的基准电压在无压降的状态下供给每一个源极驱动器104,为此而采取了 通过电阻值为数欧左右的软性布线111将第1布线用基板110与源极驱动 器104连接起来的作法。
然而,在上述已往的液晶显示组件中,第一种及第二种方式所共有的 不良现象为:将基准电压供向源极驱动器的基准电压布线的构造很复杂。
特别是,图像显示系统如电脑图像等越进步,就越要进一步地将源极驱 动器104所应提供的电压信号细分,布线数将会越来越多。
正因为如此, 在图9所示的构造下,通过软性布线111而与源极驱动器104相连的第1 布线用基板110为由多层基板层叠而成,很复杂,而且它是阻碍液晶模组 的总成本下降的一大原因。
发明内容 本发明的目的,在于:通过采取既可抑制供向源极驱动器的基准电 压的电压值出现偏差,又可让用以供给基准电压的布线的构造简单化的手 段,来使液晶模组小型化并使总成本下降。
本发明提供了一种将多个用以驱动液晶元件的源极驱动电路配置在液 晶显示板上而形成的液晶驱动电路,其中: 备有:生成多个用以驱动上述液晶元件的基准电压的基准电压生成电 路;及配置在上述液晶显示板上并且按顺序通过上述各个源极驱动电路器 件并延伸的多条基准电压布线,用这些基准电压布线来将在上述基准电压 生成电路中生成的上述多个基准电压供向上述每一个源极驱动电路器件。
这样,由已往的布线如软性布线等供向每一个源极驱动电路的基准 电压便由设置在液晶显示板上的基准电压布线提供,故可使已往的为基准 电压布线等而设置的布线用基板的构造简单化。
因此,可谋求实现由于 布线用基板的积层层数的减少等而带来的液晶显示器的小型化及总成本的 下降。
最好是,上述源极驱动电路器件,备有:多条自上述半导体集成电路 的一端延长到另一端,且用以供给多个相互不同的基准电压的芯片内基准 电压布线;从上述多条芯片内基准电压布线分支且延长出来的同数量的分 支基准电压布线;接收由上述多条分支基准电压布线供来的基准电压后又 将其输出的同数量的缓冲器;选择由上述多个缓冲器供来的基准电压中的 某一个电压作为上述液晶元件的驱动用电压的选择电路。
若将每一条基准电压布线都设置在液晶显示板上,则有可能会由于芯 片间基准电压布线等的电阻值的增大而当电流流经基准电压布线时,输入 给每一个源极驱动电路的基准电压有压降。
与此相对,在选择电路的前段 侧设置一缓冲器后,流经缓冲器的电流就不会在与选择电路相连的基准电 压布线中流,故可向每一个液晶元件供给合适的驱动用电压。
本发明的半导体集成电路,为一种配置在液晶模组内且搭载了用以驱 动液晶元件的源极驱动电路的半导体集成电路,上述源极驱动电路,其备 有:多条自上述半导体集成电路的一端延长到另一端,且用以供给多个相 互不同的基准电压的芯片内基准电压布线;从上述多条芯片内基准电压布 线分支且延长出来的同数量的分支基准电压布线;接收由上述多条分支基 准电压布线供来的基准电压后又将其输出的同数量的缓冲器;选择由上述 多个缓冲器供来的基准电压中之一作上述液晶元件的驱动用电压的选择电 路。
这样,便可提供一种如上所述的由半导体芯片形成的半导体集成电 路,它可被用以构成显示板上设置了基准电压布线的液晶驱动电路。
进一步备有:接收上述每一个缓冲器的输出电压、再生成将上述多 个基准电压加以细分而形成的细分化电压后,又将该细分化电压输出给 上述选择电路的细分化电压生成电路;通过使上述选择电路构成为能自 上述细分化电压中择一的结构,便可得到适于用来显示高精细化图像的 液晶显示板的半导体集成电路。
上述缓冲器,能通过它的使输入电压和输出电压间的电位差降低的 偏移消除功能,提供一偏差小、精度高的基准电压。
上述缓冲器由以下几部分组成:其一端接收输给上述缓冲器的输入 电压,另一端接收自身的输出电压,且使输出电压等于输入电压的运算 器;拥有第1及第2电极,且用以累积相当于上述输入电压和输出电压 之电压差的电荷的电容器;用以将输入电压导入上述运算器的输入侧节 点;接在上述电容器的第1电极上的第1节点;接在上述电容器的第2 电极上的第2节点;接收上述运算器的输出电压的第3节点;设置在上 述第2节点和上述第3节点间的第1开关元件;设置在上述第1节点和 上述运算器的输入侧节点间的第2开关元件;设置在上述第1节点和上 述第3节点间的第3开关元件。
进一步备有闭合电路,其附设在上述第2节点上,且其间设有能通 过切换上述第1开关元件来补偿第2节点的电气变化的第5开关元件。
由此,可输出更加稳定的基准电压。
最好是,上述缓冲器由两个并列着配置在接收在外部生成的基准电 压为输入电压的输入侧节点与用以送出输出电压的输出侧节点间的缓冲 电路构成,上述每一个缓冲电路可由以下几部分组成:其一端接收输入 电压,另一端接收自身的输出电压,且使输出电压等于输入电压的运算 器;拥有第1及第2电极,且用以累积相当于上述输入电压和输出电压 之差的电荷的电容器;接在上述电容器的第1电极上的第1节点;接在 上述电容器的第2电极上的第2节点;接收上述运算器的输出信号的第 3节点;设置在上述第2节点和上述第3节点间的第1开关元件;设置 在上述第1节点和上述输入侧节点间的第2开关元件;设置在上述第1 节点和上述输出侧节点间的第3开关元件;设置在上述第3节点和上述 输出侧节点间的第4开关元件。
这样,在一个缓冲电路中,可在电容器中累积相当于偏移电压的电 荷的那一段时间内,使该缓冲电路与输出侧节点电气上切断,而从另一 个缓冲电路将偏移已消除的基准电压输向输出侧节点。
于是,可通过交 替着切换该状态而总是输出偏移已消除的基准电压,并使必须停止输出 的无效期间缩短。
本发明的基准电压缓冲电路,其为一种设置在用以驱动液晶模组中 的液晶元件的源极驱动电路内的基准电压缓冲电路,由两个并列着配置 在接收在外部生成的基准电压为输入电压的输入侧节点与用以送出输出 电压的输出侧节点间的缓冲电路构成。
上述两个缓冲电路中的每一个缓 冲电路由以下几部分组成:其一端接收输入电压,另一端接收自身的输 出电压,且使输出电压等于输入电压的运算器;拥有第1及第2电极, 且用以累积相当于上述输入电压和输出电压之差的电荷的电容器;接在 上述电容器的第1电极上的第1节点;接在上述电容器的第2电极上的 第2节点;接收上述运算器的输出信号的第3节点;设置在上述第2节 点和上述第3节点间的第1开关元件;设置在上述第1节点和上述输入 侧节点间的第2开关元件;设置在上述第1节点和上述输出侧节点间的 第3开关元件;设置在上述第3节点和上述输出侧节点间的第4开关元 件。
这样,在一个缓冲电路中,可在电容器中累积相当于偏移电压的电 荷的那一段时间内,使该缓冲电路与输出侧节点电气上切断,而从另一 个缓冲电路将偏移已消除的基准电压输向输出侧节点。
于是,可通过交 替着切换该状态而总是输出偏移已消除的基准电压,并使必须停止输出 的无效期间缩短。
进一步备有闭合电路,其附设在上述第2节点上,且其间设有能通 过切换上述第1开关元件来补偿第2节点的电气变化的第5开关元件。
由此,可抵消第2开关元件上的寄生电容而补偿第2节点上的电压的变 动,结果是运算器的输出电压很稳定。
本发明的基准电压缓冲电路的控制方法,为一种由两个缓冲电路并 列着连接而构成的基准电压缓冲电路的控制方法,每一个缓冲电路由以 下几部分组成,设置在输入侧节点和输出侧节点间且使输出电压等于输 入电压的运算器;拥有第1及第2电极的电容器;接在上述电容器的第 1电极上的第1节点;接在上述电容器的第2电极上的第2节点;接收 上述运算器的输出信号的第3节点;设置在上述第2节点与上述第3节 点间的第1开关元件;设置在上述第1节点与上述运算器的输入侧间的 第2开关元件;设置在上述第1节点与上述输出侧节点间的第3开关元 件;设置在上述第3节点与上述输出侧节点间的第4开关元件。
在该 方法下,当为自该缓冲电路输出基准电压的输出模式时,使上述每一个 缓冲电路中的上述第3及第4开关元件处于接通状态,而使上述第1及 第2开关元件处于非接通状态;当为在上述缓冲电路中的电容器上累积 电荷的电荷累积模式时,使上述第3及第4开关元件处于非接通状态, 而使上述第1及第2开关元件处于接通状态。
利用该方法,在一个缓冲电路中,在电容器上累积相当于偏移电压 的电荷的那一段时间内,使该缓冲电路与输出侧节点电气上切断,而从 另一个缓冲电路将偏移已消除的基准电压输给输出侧节点。
于是,可通 过交替切换该状态而总是输出偏移已消除的基准电压,并使必须停止输 出的无效期间缩短。
进一步备有闭合电路,其附设在上述第2节点上,且其间设有能通 过切换上述第1开关元件来取消第2节点的电气变化的第5开关元件, 当上述第1开关元件进行接通/非接通转换时,让上述第5开关元件一 起跟着作相反的转换。
由此,如上所述,可自运算器输出稳定的基准电 压。
当从上述两个缓冲电路中之一个缓冲电路为上述输出模式而另一个 缓冲电路为上述电荷累积模式的状态转换到上述一个缓冲电路为上述电 荷累积模式而另一个缓冲电路为上述输出模式的状态时,在上述一个缓 冲电路中的第3及第4开关元件转换为非接通状态之后,上述另一个缓 冲电路中的第3及第4开关元件再转换为接通状态。
由此,在控制模式 的转换之时,亦能确实地防止已偏移的基准电压输向输出侧节点。
此时,在上述一个缓冲电路中的第3及第4开关元件转换为非接通 状态之时,是上述第4开关元件转换为非接通状态后,上述第3开关元 件再转换为非接通状态;而在上述另一个缓冲电路中的第3及第4开关 元件转换为接通状态之时,是上述第3开关元件转换为接通状态后,上 述第4开关元件再转换为接通状态。
附图说明 图1为本发明的每一个实施例中的液晶模组的平面配置图。
图2为电路方框图,概略地示出了第1实施例中的第一种源极驱动 器的结构。
图3为电路图,示出了第1实施例中的第一种源极驱动器的基准电 压生成用电阻部的结构。
图4(a)、图4(b)及图4(c)皆为电路图。
图4(a)示出了第1 实施例中的具有偏移消除功能的基准电压生成用缓冲器的结构;图4(b) 及图4(c)则示出了每一个开关的开、关状态。
图5为电路图,示出了第2实施例中的基准电压生成缓冲器的结构。
图6(a)与图6(b)皆为时序图,示出了对第2实施例中的基准电 压生成缓冲器中的每一个开关的控制顺序,图6(b)为图6(a)的变形 例。
图7为电路方框图,概略地示出了第3实施例中的第二种源极驱动 器的结构。
图8为电路图,示出了第3实施例中的正侧基准电压生成用电阻部 与负侧基准电压生成用电阻部的结构。
图9为已往的液晶模组的平面配置图。
图10为电路方框图,示出了已往的第一种源极驱动器的结构。
图11为电路方框图,示出了已往的第二种源极驱动器的结构。
下面,为对符号的简单的说明。
1液晶显示板;1a液晶显示部;2液晶元件;3 TFT;4源极 驱动器;5栅极驱动器;6数据线;7栅极线;10第1布线用基板; 11软性布线;12第2布线用基板;13软性布线;15基准电压布线; 16芯片间基准电压布线;17芯片内基准电压布线;18a输入侧垫;18b 输出侧垫;20电压生成/控制用电路;30控制电路;31基准电压 生成缓冲器;31a正侧基准电压生成缓冲器;31b负侧基准电压生成 缓冲器;31Ba第1缓冲电路;31Bb第2缓冲电路;32基准电压生 成用电阻部;32a正侧基准电压生成用电阻部;32b负侧基准电压生 成用电阻部;34电压级别选择电路;34a正侧电压级别选择电路;34b 负侧电压级别选择电路;35输出缓冲器。
具体实施方式 (第1实施例) 图1为本发明的每一个实施例中的液晶模组90的平面配置图。
如该 图所示,液晶模组90分为液晶显示板1及用以驱动液晶显示板1的液晶 显示部1a中的液晶元件2的驱动电路。
在液晶显示板1的液晶显示部 1a,设置有一对夹持着液晶的玻璃基板,且液晶元件2与TFT3在图1中 已示出的一玻璃基板(上方的玻璃基板)与图1中未示出的与其相对峙 的另一玻璃基板(下方的玻璃基板)之间呈矩阵状排列,液晶元件2, 它由形成在例如上方玻璃基板的下面的透明电极、该透明电极与形成在 相对峙的玻璃基板上的对向透明电极、及二者间所夹的液晶构成。
再者, TFT3为一晶体管,其在上方玻璃基板的下面与透明电极相连接且用以控 制透明电极的电压。
还设有彩色滤波器、下方玻璃基板、对向透明电极、 偏光滤波器等,且在下方设有光照射部等,图1中未示。
液晶显示板1 由上述一对玻璃基板、液晶、每一个透明电极、TFT、彩色滤波器及偏光 滤波器等构成。
驱动电路由以下几部分组成:多个(这里为8)用以控制TFT3的源 极电压的源极驱动器4;用以控制TFT3的栅极电压的栅极驱动器5;用 以生成供向源极驱动器4与栅极驱动器5的电压信号、控制信号的电压 生成/控制用电路20。
液晶模组90,其备有设置在电压生成/控制用电 路20与源极驱动器4间的第1布线用基板10、及设置在电压生成/控 制用电路20与栅极驱动器5间的第2布线用基板12。
且第1布线用基 板10通过软性布线11与每一个源极驱动器4相连,第2布线用基板12 通过软性布线13与每一个栅极驱动器5相连。
驱动电路中的每一个源极 驱动器4及每一个栅极驱动器5都被设在液晶显示板1中的玻璃基板上。
亦即,其为一所谓的COG(Chip On Glass)型构造。
例如,源极驱动器 4分别被作为8个LSI芯片而设。
在液晶显示板1上,有很多条数据线6自驱动电路的每一个源极驱 动器4沿着图1所示的列方向延向液晶显示部1a,且一条数据线6与一 个TFT3的源极相连;有很多条栅极线7自栅极驱动器5沿着图1所示 的行方向延向液晶显示部1a,且一条栅极线7与一个TFT3的栅极相连。
本实施例的特征为:基准电压布线不包含在软性布线11中,而是在 电压生成/控制用电路20与一源极驱动器4之间形成了导出侧的基准电 压布线15,而且还在源极驱动器4之间形成了分别由电阻值为数百欧左 右的导线构成的芯片间基准电压布线(显示板上的基准电压布线)16; 在每一个源极驱动器4内形成了多条(本实施例中为10条)与芯片间基 准电压布线16形成为一连续布线的芯片内基准电压布线,后述。
再者, 软性布线11中包含着资料供给用布线、供给用以控制源极驱动器4内的 电路的信号的布线以及供给每一个电路中的晶体管驱动用电压的布线 等。
图2为电路方框图,概略地示出了第1实施例中的第一种源极驱动 器4A的结构。
如该图所示,在由LSI芯片构成的源极驱动器4A内,10 条分别由电阻值在数欧~数百欧的导线构成的芯片内基准电压布线17, 自LSI芯片的一端延长到另一端,在每一条基准电压布线17的两端,分 别设置有用以机械地连接芯片间基准电压布线16的输入侧垫18a与输出 侧垫18b。
再者,源极驱动器4A内,形成有自每一条基准电压布线17 分出 来的每一条分支基准电压布线17a;其数量与该分支基准电压布线17a 相等的基准电压生成缓冲器31;用以控制基准电压生成缓冲器31的控 制电路30;接收每一个基准电压生成缓冲器31的信号而将基准电压再 细分为n个级别(例如64个级别)的基准电压生成用电阻部32;多个 连接在基准电成用电阻部32的电压级别选择电路34;以及配置在每一 个电压级别选择电路34之后段侧的输出缓冲器35。
每一个电压级别选择电路34,其自电压生成用电阻部32经由n条 信号线接收电压信号,每一个电压级别选择电路34再通过电压选择控制 信号Svs的控制,让n条信号线中的一条信号线供来的电压信号通过并 让该信号经由输出缓冲器35输向数据线6。
亦即,由电压选择控制信号 Svs将经由TFT3而被施加在一对夹着液晶元件2的透明电极间的电压控 制为64个级别中之一,由此控制通过该液晶元件2的光的亮度。
再就 是,在显示为彩色的情况下,每一个源极驱动器4内,分别设置有例如 384个电压级别选择电路34。
图3为电路图,示出了基准电压生成用电阻部32的结构。
如该图所 示,基准电压生成用电阻部32由n-1个(这里为63个)电阻线R1~R63 串联构成。
在该结构下,若从分支基准电压布线17a输入已被细分为10 个级别的基准电压Vref0~Vref9,则会从电阻线R1~R63间的节点上输 出被细分为64个级别的电压信号V0~V63。
在图9所示的已往的液晶模组100中,第1布线用基板110内搭载 着包含基准电压布线在内的很多条布线,且经由软性布线111将基准电 压供向源极驱动器104。
但在本实施例的液晶模组90中,基准电压是从 电压生成/控制用电路20经由各种基准电压布线15,16,17供向源极 驱动器4的,故无需在第1布线用基板10内搭载用以供给基准电压的布 线。
由此,可使第1布线用基板10的构造更简单。
亦即,通过简化已 往的由很多基板层叠而构成的第1布线用基板的构造,可使液晶模组90 小型化及使总成本下降。
如上所述,已往的液晶模组100内的第1布线用基板110中的基准 电压供给布线131的电阻值在数欧左右,而本实施例中的液晶模组内的 基准电压布线15、芯片内基准电压布线17以及芯片间基准电压布线16 的电阻值则在数欧到数百欧之间。
因此,有一种担心就是源极驱动器4 离电压生成/控制用电路20越远,源极驱动器4所接收的基准电压的压 降就会越大。
为解决上述问题,在本实施例中采取如下的作法:将基准电压生成 缓冲器31设置在每一个源极驱动器4内的基准电压生成用电阻部32之 前,使经由基准电压布线流入基准电压生成用电阻或者自基准电压生成 用电阻流出的电流消失。
结果,即使每一条基准电压布线15,16,17, 17a的电阻为数百欧,亦可抑制住压降。
在本实施例中,还设法尽量地降低该基准电压生成缓冲器31的输入 电压与输出电压之差(偏移电压)。
下面,详细地对其加以说明。
图4(a)为电路图,示出了本实施例中的具有偏移消除功能的基准 电压生成缓冲器31A的结构;图4(b)及图4(c)为其中的开关受控而 接通/截止时的电路图。
如图4(a)所示,该基准电压生成缓冲器31A,其备有:一个运算 放大器Opa、一个电容器Coff及四个开关SWa1,SWa2,SWb1,SWb2。
运算放大器Opa的同相输入端,其经由输入侧节点N0连接在分支基准电 压布线17a上,即输入侧的信号线上;运算放大器Opa的反相输入端,其 经由节点N2连接在电容器Coff的一个电极上,电容器Coff的另一个电 极连接在节点N1上。
节点N1与节点NO间设有开关SWa2。
节点N2上附 加一夹设着开关SWb1的闭合电路。
运算放大器Opa的输出端连接在节点 N3上,节点N3与节点N2之间设一开关SWa1,节点N3与节点N1之间设 一开关SWb2。
于是,由从控制电路30输出的控制信号Sa控制开关SWa1 和SWa2的开、关;由从控制电路30输出的控制信号Sb控制开关SWb1、 SWb2的开、关。
四个开关SWa1、SWa2、SWb1、SWb2通常皆由MOS晶体 管构成。
开关SWb1的接通/截止与开关SWa1的接通/截止操作相反, 以用于补偿开关SWa1的寄生电容的消除操作。
问题是在基准电压生成缓冲器31A中加入了一个运算放大器Opa, 故电流不会自输入侧节点N0流入节点N3。
另外,一般的运算放大器为 放大从两个输入端接收的电压差的差分放大器,而本实施例中的运算放 大器Opa,为将输出电压反馈回来作一输入电压的负反馈型结构。
这样 的运算放大器Opa能使输出电压Vout和输入电压Vin相等。
不过,仅仅 设置一个运算放大器Opa,会在输入侧节点N0和输出侧节点N3之间产 生很小的电位差,即偏移电压Voff。
于是,我们采取了再设置一个电容 器Coff来将偏移电压Voff消除的措施。
参考图4(b)与图4(c),对该基准电压生成缓冲器31A的工作情 形加以说明。
首先,如图4(b)所示,开关SWa1、SWa2关(接通状态), 开关SWb1,SWb2开(截止状态)。
此时,节点N1上的电压为输入信号 Vin的电压值,节点N2上的电压为输入信号Vin的电压值与运算放大器 Opa的偏移电压Voff之和(Vin+Voff)。
因此,节点N1、N2间所夹 的电容器Coff上累积了相当于运算放大器Opa的偏移电压Voff的电荷。
其次,如图4(c)所示,为使电容器Coff上所累积的电荷不放掉 而打开开关SWa1,SWa2(截止状态),关闭开关SWb1,SWb2(接通状态)。
于是,所输出的输出电压Vout便为偏移电压Voff已消除的那一个电压, 亦即,输出与输入信号Vin之电压值大致相等的电压。
之后,每隔一定 的时间间隔(并不限于1个时钟周期),图4(b)所示的连接状态与图4 (c)所示的连接状态交替着出现,而发挥偏移消除功能。
通过设置这样的附加了偏移消除功能的基准电压生缓冲器31A,便 可自基准电压布线17以很高的精度将细分化前的基准电压供向基准电压 生成电阻部32,从而可抑制施加在每一个液晶元件2上的控制用电压值 的偏差。
(第2实施例) 在上述第1实施例中的图4(a)所示的具有偏移消除功能的基准电 压生成缓冲器31A下,由基准电压布线供来的基准电压值在图4(b)所 示的状态下在节点N3成为Vin+Voff,输出的是已偏移了的基准电压。
然而,必须等到电容器Coff被充到偏移电压Voff为止一直保持着图4 (b)所示的状态。
于是,有一种担心,就是若此段时间很长,则偏移已 消除的电压值作为基准电压而被供到基准电压生成用电阻部32上的时间 变短,而不能满足今后的低电压化、高精细化要求。
在本实施例中,说明的是设置了确能消除偏移的基准电压生成缓冲 器之例。
在本实施例中,照样采用第1实施例中的液晶模组90、源极驱 动器4、基准电压生成用电阻部32(参看图1到图3)作相应的电路元 件。
图5为电路图,示出了本实施例中的基准电压生成缓冲器31B的结 构。
本实施例中的基准电压生成缓冲器31B,备有:一由一个运算放大 器Opa、一个电容器Coff及五个开关SWa1、SWb1、SWa2、SWb2、SWc构 成的第1缓冲电路31Ba,与另一由一个运算放大器Opa、一个电容器Coff 及五个开关SWa1、SWa2、SWb1、SWb2、SWd构成的第2缓冲电路31Bb。
在第1缓冲电路31Ba中,运算放大器Opa的同相输入端,其经由输入 侧节点N0连接在分支基准电压布线17a上,即输入侧的信号线上;运算 放大器Opa的反相输入端,其经由节点N2a连接在电容器Coff的一个电 极上,电容器Coff的另一个电极连接在节点N1a上,节点N1a与节点N0 之间设有开关SWa2。
节点N2a上附设一夹着一个开关SWb1的闭合电路。
运算放大器Opa的输出端连接在节点N3a上,节点N3a与节点N2a之间 设了一个开关SWa1。
还有,在为基准信号输出部的输出侧节点N4与节 点N3a之间设了一个开关SWc,而在输出侧节点N4与节点N1a之间设了 一个开关SWb2。
将第1缓冲电路31Ba中的各个部分作以下替换,即可得到第2缓冲 电路31Bb。
即以开关SWd置换开关SWc,以开关SWb1和SWb2置换开关 SWa1和SWa2,以开关SWa1和SWa2置换开关SWb1和SWb2,以节点N1b, N2b,N3b置换节点N1a,N2a,N3a。
再者,在第1缓冲电路31Ba及第2 缓冲电路31Bb中,由从控制电路30输出的控制信号Sa控制开关SWa1 和SWa2的开、关;由从控制电路30输出的控制信号Sb控制开关SWb1 和SWb2的开、关;由从控制电路30输出的控制信号Sc控制开关SWc的 开、关;由从控制电路30输出的控制信号Sd控制开关SWd的开、关。
于是,可认为第1缓冲电路31Ba与第2缓冲电路31Bb的电路结构基本 相同。
亦即,仅是对开关SW的开、关控制相反。
如图4(a)所示,在第1实施例的基准电压生成缓冲器31A中,开 关SWb2的输出侧节点与开关SWa1的输出侧节点同为一个节点(N3)。
而 如图5所示,本实施例的基准电压生成缓冲器31B中,第1缓冲电路31Ba 中的开关SWb2的输出侧节点和第2缓冲电路31Bb中的开关SWa2的输 出侧节点,与用以输出输出信号Vout的输出侧节点N4相连(共用);第 1缓冲电路31Ba中的开关SWa1的输出侧节点,其与运算放大器Opa的 输出侧和开关SWc间的节点N3a直接相连;第2缓冲电路31Bb中的开关 SWb1的输出侧节点,其与运算放大器Opa的输出侧和开关SWd间的节点 N3b直接相连(共用)。
图6(a)为时序图,示出了控制本实施例的基准电压生成缓冲器31B 中的每一个开关的开、关的顺序。
首先,在时刻t0,控制信号Sa、Sd 为高电平,控制信号Sb、Sc为低电平,因此开关SWa1,SWa2,SWd关闭 (接通状态),开关SWb1,SWb2,SWc打开(截止状态)。
因此,第1缓 冲电路31Ba处在从输出侧节点N4上切断的状态,基准电压自第2缓冲 电路31Bb的节点N3b输向输出侧节点N4,即基准信号输出部。
此时, 第2缓冲电路31Bb的连接状态实际上与图4(c)所示的连接状态一样。
如上所述,偏移已消除的基准电压自输出侧节点N4输出。
另一方面,第 1缓冲电路31Ba的连接状态实际上与图4(b)所示的连接状态一样,电 容器Coff上累积对应于偏移电压Voff的电荷。
其次,在时刻t1,在上述的状态下,仅有控制信号Sd成为低电平 而使开关SWd打开(截止状态)。
之后,在时刻t2,控制信号Sa成为 低电平,开关SWa1与SWa2皆打开(截止状态),第2缓冲电路31Bb处 在从输出侧节点N4上切断的状态。
另一方面,因第1缓冲电路31Ba中 的开关SWb2与SWc仍打开着,故第1缓冲电路31Ba处在从输出侧节点 N4上切断的状态。
此后,在时刻t3,控制信号Sb成为高电平而使开关SWb1与SWb2 关闭(接通状态),接着,在时刻t4,控制信号Sc成为高电平而使开关 SWc关闭(接通状态),之后,第1缓冲电路31Ba成为图4(c)所示的 状态。
偏移已消除的基准电压被输向输出侧节点N4。
另一方面,在第2 缓冲电路31Bb中,因开关SWb1与SWb2关闭而使电容器Coff处在充电 状态而开关SWa2与SWd打开着,故第2缓冲电路31Bb处在从输出侧 节点N4上切断的状态。
因此,在时刻t1~t4这一段时间内,含有偏移 电压Voff的电压Vin+Vout不会被作为输出信号Vout而输向基准电压 生成用电阻部32,可在数个时钟周期以外的期间供给偏移已消除的基准 电压。
之后,在时刻t5~t7,按与对上述时刻t1~t4的控制顺序相反的顺 序控制每一个开关SW的开、关。
亦即,使第1缓冲电路31Ba和第2缓 冲电路31Bb皆处在从输出侧节点N4上切断的状态后,再使第1缓冲电 路31Ba转换为充电状态,使第2缓冲电路31Bb转换为将偏移已消除 的基准电压从它输向输出侧节点N4的状态。
在t2~t3这一段时间内,t6~t7这一段时间内,基准电压生成缓 冲器31B中的缓冲电路31Ba,31Bb皆不能输出生成信号,这一段时间为 无效期间且为数个时钟周期左右。
本实施例具有上述第1实施例的效果,且更能确实地发挥出消除偏 移的功能。
在第1实施例中,设置了一个带偏移消除功能的缓冲电路, 在此电路结构下,或者要在实现偏移消除的那一段充电时间内,输出含 有偏移电压的输出电压或者要在这一段时间内停止输出。
结果,有不输 出基准电压的无效期间变长的危险。
与此相对,在本实施例中,执行以下操作,即在其中的一个缓冲电 路31Ba(或者31Bb)正在充电的那一段时间内,另一个缓冲电路31Bb   (或者31Ba)却输出偏移已消除的基准电压。
由此,既能将无效期间抑 制在数个时钟周期左右,又能仅输出偏移已消除的基准电压。
使图6(a)所示的时刻t1与t2,时刻t3与t4分别为同一个时刻, 即可得到图6(b)所示的时序图,即本实施例的一个变形例。
在该变形 例下,不仅可发挥出与本实施例相同的效果,而且还有另一个优点,即 第1缓冲电路31Ba与第2缓冲电路31Bb间的充电~输出状态的转换所 需的时间,会比图6(a)所示的时序图中的短。
(第3实施例) 在本实施例中,对具有第二种源极驱动器的液晶模组加以说明。
图7电路方框图,概略地示出了第二种源极驱动器4B的结构。
如该 图所示,源极驱动器4B内,有接收比加在对向透明电极上的中间电压还 高的基准电压的正侧基准电压生成用电阻部32a,及接收比加在对向透 明电极上的中间电压还低的基准电压的负侧基准电压生成用电阻部 32b。
每一个电压级别选择电路34分为:接收正侧基准电压生成用电阻 部32a的输出的正侧电压级别选择电路34a,及接收负侧基准电压生成 用电阻部32b的输出的负侧电压级别选择电路34b,且交替着配置正侧 电压级别选择电路34a与负侧电压级别选择电路34b。
如此控制,以做 到:接收正侧电压级别选择电路34a与负侧电压级别选择电路34b的输 出的选择器36,其根据选择控制信号Sse而使正侧电压级别选择电路34a 与负侧电压级别选择电路34b交替着输出,并将其输出给设置在二者的 输出侧的输出缓冲器35,35去。
亦即,能从相邻的2个输出缓冲器35, 35输出以一定的时间间隔高低交替的电压信号。
换言之,连接在相邻的 数据线6上的液晶元件2总是处在被施加正、负相反的电压的状态,且 该状态在一定时间间隔下反转。
这样,在配置在液晶模组中的第二种源 极驱动器4B中,通过交替着改变相邻数据线6的电压的高低而使施加在 一个液晶元件2上的电压在一定的时间间隔内正、负转换。
图8为一电路图,示出了本实施例中的正侧基准电压生成用电阻部 32a与负侧基准电压生成用电阻部32b的结构。
如该图所示,基准电压 生成用电阻部32a,其由n-1个(这里为63个)电阻线R1~R63串联 构成。
在该结构下,若从分支基准电压布线17a输入已被细分为5个级 别的基准电压Vref0~Vref4,则会从电阻线R1~R63间的每一个节点上 输出被细分为64个级别的电压信号V0~V63。
基准电压生成用电阻部 32b,其由n-1个(这里为63个)电阻线R65~R127串联构成。
在该结 构下,若从分支基准电压布线17a输入已被细分为5个级别的基准电压 Vref5~Vref9,则会从电阻线R65~R127间的每一个节点上输出被细分 为64个级别的电压信号V65~V127。
在本实施例中,基准电压生成缓冲器31既可采用第1实施例的结构, 亦可采用第2实施例的结构。
再者,与第1实施例一样,在本实施例的 液晶模组中,基准电压从电压生成/控制用电路20经由每一种电压布线 15,16,17,17a供向源极驱动器4,故无需在第1布线用基板10内搭 载用以供给基准电压的布线,由此,可使第1布线用基板10的构造简单 化。
亦即,通过简化已往的由很多基板层叠而构成的第2布线用基板的 构造,可谋求液晶模组的小型化及总成本的降低。
再者,通过将上述图4(a)及图5所示的基准电压生成缓冲器31A (或者31B)设置在每一个源极驱动器4内的正侧或者负侧基准电压生 成用电阻部32a,32b之前,便可抑制由于压降而导致的加在每一个液 晶元件2上的电压值的变动。
本发明采用了在起源极驱动器作用的半导体集成电路中,在液晶显 示板上串接基准电压布线以避免源极驱动器内的基准电压的压降的作 法,从而提供了一种能被用到小型化且总成本低的液晶模组中的液晶驱 动电路、半导体集成电路、基准电压缓冲电路的控制方法。
展开

查看更多专利详情信息请先登录或注册会员

相关专利类别推荐

获取手机验证码,即可注册成为会员

专利详情咨询

咨询内容

姓名

手机

验证码

用户登录

手机号

手机验证码

提示

不能再减了!!!

提交成功

八月瓜客服中心已经收到您的信息,正在为您派遣知识产权顾问。知识产权顾问会携带贴心的服务以闪电搬的速度与您联系。

扫一扫关注八月瓜微信 创业一手掌握